На официальном сайте Altera выложена в открытый доступ новая версия САПР Quartus II v14.1, а также руководство (Handbook) по работе с ней.
Версия 14.1 поддерживает семейства Arria 10 и MAX 10. Реализованная в версии 14.1 поддержка этих семейств отображена ниже:
Arria 10 |
|
MAX 10 |
|
Применение аппаратных DSP-блоков для обработки чисел с плавающей точкой в Quartus II 14.1 предполагает три возможных маршрута проектирования средств цифровой обработки сигналов, обеспечивающих производительность до 1,5 ТФлопс:
- Генерация HDL-описания из математической модели, описанной в Mathworks Simulink, с помощью средства DSP Builder;
- Проектирование на языке C с использованием Altera OpenCL SDK;
- Классическое RTL-проектирование с использованием IP-ядер.
Кроме описанных выше нововведений в Quartus II v14.1 сделаны следующие улучшения и дополнения:
- Обновлено средство анализа последовательного канала связи JNEye;
- Выпущена новая версия средства оптимизации проектов Design Space Explorer II;
- Скорость моделирования IP-ядер Altera в ModelSim®-Altera Edition увеличена на 80%;
- Максимально достижимая тактовая частота на 20% выше, чем у ближайшего преследователя;
- Среда системной интеграции Qsys теперь имеет в своем составе новое средство отображения тактовых доменов для быстрой отладки этого проблемного места в проектировании цифровых систем.
- Altera OpenCL SDK стало более простым и понятным.