Компания Terasic (официальный партнер Altera) объявила о выпуске новой недорогой отладочной платы DE0-Nano-SoC на базе системы-на-кристалле Cyclone V SE. Плата имеет богатый набор периферийных компонентов, она предназначена для учебных и отладочных целей.
На плату установлена микросхема 5CSEMA4U23C6N семейства Cyclone V SE. Она содержит двухъядерную аппаратную процессорную систему (Hard Processor System - HPS) ARM Cortex-A9 MPCore, работающую на частоте до 925 МГц.
Компоненты платы, подключенные к FPGA:
- Конфигурационное ПЗУ EPCS128;
- Встроенный загрузочный кабель USB Blaster;
- Генератор тактовых сигналов 50 МГц (3 выхода);
- две кнопки;
- четыре переключателя;
- восемь светодиодов;
- два 40-контактых разъема расширения;
- Arduino-совместимый разъем расширения;
- АЦП с интерфейсом SPI.
Компоненты платы, подключенные к HPS:
- Две микросхемы ОЗУ DDR3 суммарным объемом 1 ГБ (2 x 256M x 16 бит);
- Gigabit Ethernet;
- USB-OTG (Разъем USB Micro-AB);
- UART<->USB (Разъем USB Mini-B);
- Разъем для карты памяти Micro SD;
- Акселерометр (интерфейс I2C + прерывание);
- Кнопки сброса;
- Одна пользовательская кнопка и один пользовательский светодиод;
- Разъем расширения LTC 2x7, для подключения плат расширения фирмы Linear Technology
На рисунке приведена структурная схема платы DE0-Nano-SoC:
Вся необходимая документация и другие материалы, посвященные данной плате, а также демонстарционные видео доступны на сайте фирмы Terasic.
Плата DE0-Nano-SoC имеет альтернативное название: Atlas-SoC Kit.