Загрузка программных средств разработки

Анонсировано новое семейство ПЛИС MAX V

09
дек
2010

Микросхемы нового семейства будут выпускаться по 0,18 мкм технологии с шестью слоями металлизации. В состав семейства входят микросхемы логической емкостью от 40 логических элементов (5M40Z) до 2210 логических элементов (5M2210Z).

Главной особенностью нового семейства является двукратное снижение потребляемой мощности (по сравнению с микросхемами других семейств, имеющими такую же логическую емкость) без потери производительности. Статическое энергопотребление MAX V составляет всего 45 мкВт.

Микросхемы семейства MAX V содержат 8кБ пользовательского Flash- ПЗУ, встроенный RC-осциллятор, и поддерживают стандарты ввода-вывода LVTTL, LVCMOS, LVDS и RSDS. Старшие микросхемы семейства (5M1270Z и 5M2210Z) поддерживают также стандарт 3,3V PCI.

Поддержка семейства MAX V будет включена в САПР QuartusII версии 10.1. При разработке проектов для MAX V средствами мегавизарда QuartusII можно организовывать блоки ОЗУ (LE RAM) и цифровой ФАПЧ на основе логических элементов. Однако в настоящее время спецификация цифровой ФАПЧ еще не завершена, и ее поддержка будет включена в САПР QuartusII в течение 2011 года.

В настоящее время для заказа доступны микросхемы 5M80ZE64C5N (80 логических элементов, корпус EQFP64) и 5M240ZT100C5N (240 логических элементов корпус TQFP100). Прочие микросхемы семейства MAX V будут доступны для заказа в первом квартале 2011 года.

Подробнее о семействе MAX V: http://www.altera.com/products/devices/cpld/max-v/literature/mxv-literature.jsp

← Все новости

© All rights reserved. EFO Ltd. При использовании материалов ссылка на источник обязательна.

Создание сайта
ОлевМедиа, 2012